AM3352BZCZA100
વિશેષતા
1-GHz Sitara™ ARM® Cortex® સુધી
-A8 32‑Bit RISC પ્રોસેસર
- NEON™ SIMD કોપ્રોસેસર
- L1 સૂચનાનું 32KB અને સિંગલ-એરર સાથે 32KB ડેટા કેશ
તપાસ
- ભૂલ સુધારણા કોડ (ECC) સાથે L2 કેશનો 256KB
- 176KB ઓન-ચિપ બુટ રોમ
- 64KB સમર્પિત રેમ
- ઇમ્યુલેશન અને ડીબગ - JTAG
- ઇન્ટરપ્ટ કંટ્રોલર (128 ઇન્ટરપ્ટ વિનંતીઓ સુધી)
ઓન-ચીપ મેમરી (શેર્ડ L3 RAM)
- 64KB જનરલ પર્પઝ ઓન-ચિપ મેમરી કંટ્રોલર (OCMC) RAM
- બધા માસ્ટર્સ માટે સુલભ
- ફાસ્ટ વેકઅપ માટે રીટેન્શનને સપોર્ટ કરે છે
બાહ્ય મેમરી ઇન્ટરફેસ (EMIF)
– mDDR(LPDDR), DDR2, DDR3, DDR3L
નિયંત્રક
– mDDR: 200-MHz ઘડિયાળ (400-MHz ડેટા રેટ)
– DDR2: 266-MHz ઘડિયાળ (532-MHz ડેટા રેટ)
– DDR3: 400-MHz ઘડિયાળ (800-MHz ડેટા રેટ)
– DDR3L: 400-MHz ઘડિયાળ (800-MHz ડેટા રેટ)
- 16-બીટ ડેટા બસ
- કુલ એડ્રેસેબલ સ્પેસનો 1GB
- એક x16 અથવા બે x8 મેમરી ઉપકરણ રૂપરેખાંકનોને સપોર્ટ કરે છે
- જનરલ પર્પઝ મેમરી કંટ્રોલર (GPMC)
- સાત ચિપ સિલેક્ટ્સ (NAND, NOR, Muxed-NOR, SRAM) સાથે લવચીક 8-બીટ અને 16-બીટ અસિંક્રોનસ મેમરી ઇન્ટરફેસ
- 4-, 8-, અથવા 16-બીટ ECC ને સપોર્ટ કરવા માટે BCH કોડનો ઉપયોગ કરે છે
- 1-બીટ ECC ને સપોર્ટ કરવા માટે હેમિંગ કોડનો ઉપયોગ કરે છે
- એરર લોકેટર મોડ્યુલ (ELM)
- BCH અલ્ગોરિધમનો ઉપયોગ કરીને જનરેટ થયેલ સિન્ડ્રોમ બહુપદીમાંથી ડેટા ભૂલોના સરનામાં શોધવા માટે GPMC સાથે જોડાણમાં વપરાય છે.
- BCH અલ્ગોરિધમ્સના આધારે 512-બાઇટ બ્લોક ભૂલ સ્થાન દીઠ 4-, 8- અને 16-બીટને સપોર્ટ કરે છે
પ્રોગ્રામેબલ રીઅલ-ટાઇમ યુનિટ સબસિસ્ટમ અને ઇન્ડસ્ટ્રીયલ કોમ્યુનિકેશન સબસિસ્ટમ (PRU-ICSS)
– EtherCAT®, PROFIBUS, PROFINET, EtherNet/IP™ અને વધુ જેવા પ્રોટોકોલ્સને સપોર્ટ કરે છે
- બે પ્રોગ્રામેબલ રીઅલ-ટાઇમ યુનિટ્સ (PRUs)
- 32-બીટ લોડ/સ્ટોર RISC પ્રોસેસર 200 MHz પર ચાલવા માટે સક્ષમ
- સિંગલ-એરર ડિટેક્શન (પેરિટી) સાથે 8KB સૂચના રેમ
- સિંગલ-એરર ડિટેક્શન (પેરિટી) સાથે 8KB ડેટા રેમ
- 64-બીટ સંચયક સાથે સિંગલ-સાયકલ 32-બીટ ગુણક
- ઉન્નત GPIO મોડ્યુલ બાહ્ય સિગ્નલ પર શિફ્ટઇન/આઉટ સપોર્ટ અને સમાંતર લેચ પ્રદાન કરે છે
- સિંગલ-એરર ડિટેક્શન (પેરિટી) સાથે 12KB શેર્ડ રેમ
- દરેક PRU દ્વારા ત્રણ 120-બાઈટ રજિસ્ટર બેંકો સુલભ
- સિસ્ટમ ઇનપુટ ઇવેન્ટ્સ હેન્ડલિંગ માટે ઇન્ટરપ્ટ કંટ્રોલર (INTC).
- આંતરિક અને બાહ્ય માસ્ટર્સને PRU-ICSS ની અંદરના સંસાધનો સાથે જોડવા માટે સ્થાનિક ઇન્ટરકનેક્ટ બસ
- PRU-ICSS ની અંદર પેરિફેરલ્સ:
- ફ્લો કંટ્રોલ પિન સાથેનો એક UART પોર્ટ,
12 Mbps સુધી સપોર્ટ કરે છે
- એક ઉન્નત કેપ્ચર (eCAP) મોડ્યુલ
- બે MII ઇથરનેટ પોર્ટ જે ઔદ્યોગિકને સપોર્ટ કરે છે
ઈથરનેટ, જેમ કે EtherCAT
- એક MDIO પોર્ટ
પાવર, રીસેટ અને ક્લોક મેનેજમેન્ટ (PRCM) મોડ્યુલ
- સ્ટેન્ડ-બાય અને ડીપ-સ્લીપ મોડ્સની એન્ટ્રી અને એક્ઝિટને નિયંત્રિત કરે છે
- સ્લીપ સિક્વન્સિંગ, પાવર ડોમેન સ્વિચ-ઑફ સિક્વન્સિંગ, વેક-અપ સિક્વન્સિંગ અને પાવર ડોમેન સ્વિચ-ઑન સિક્વન્સિંગ માટે જવાબદાર
- ઘડિયાળો
- એકીકૃત 15- થી 35-MHz ઉચ્ચ-આવર્તન
ઓસિલેટર વિવિધ સિસ્ટમ અને પેરિફેરલ ઘડિયાળો માટે સંદર્ભ ઘડિયાળ બનાવવા માટે વપરાય છે
- વ્યક્તિગત ઘડિયાળને સક્ષમ અને અક્ષમને સપોર્ટ કરે છે
સબસિસ્ટમ્સ અને પેરિફેરલ્સ માટે નિયંત્રણ
ઘટાડેલા પાવર વપરાશની સુવિધા
- સિસ્ટમ ઘડિયાળો જનરેટ કરવા માટે પાંચ ADPLL
(MPU સબસિસ્ટમ, DDR ઈન્ટરફેસ, USB અને પેરિફેરલ્સ [MMC અને SD, UART, SPI, I2C],L3, L4, ઈથરનેટ, GFX [SGX530], LCD પિક્સેલ ઘડિયાળ)